Реферат: Генератор телеграфного текста

МЕЖДУНАРОДНЫЙ ИНСТИТУТДИСТАНЦИОННОГО ОБРАЗОВАНИЯ приУГТУ-УПИ

Кафедрамикропроцессорной техники

Оценка проекта

Члены комиссии

Генератор телеграфного  текста

Курсовой проект

Пояснительная записка

Руководитель                                                    И.Е.Мясников

Студент

УМЦ-903                                                           В.В.Булатов

Введение

          Последнеевремя все меньше внимания уделяется УКВ-связи, все больше вытесняемой всемирнойсетью Internet, сотовой связью и т.д… Эти и другие более дорогиесредства телекоммуникаций с каждым годом увереннее входят в нашу жизнь. ОднакоУКВ связь представляется мне наиболее демократичным способом общения людей вовсем мире объединенных общими интересами в области электроники. Неудобствомэтого способа передачи данных является сравнительно сложный процесс ввода информациисвязанный с необходимостью владеть навыками представления данных в коде Морзе.

          Решениемэтой проблемы может служить автоматизация процесса ввода информации на основеинтегральных схем, то есть создание удобного интерфейса пользователя.

          Врамках данной работы планируется разработать генератор телеграфного текстакоторый будет формировать в телеграфном коде и небольшой по объему неизменяемыйв процессе эксплуатации текст. Это устройство может быть применено в УКВ маяке,передающем позывной и местонахождение станции. Также схема может бытьиспользована как составная часть в электронных телеграфных ключах.

          Длядостижения поставленной цели необходимо решить ряд частных  задач:

1. Разработка структурной схемыустройства

2. Разработка принципов работыи взаимодействия структурных блоков схемы.

3. Выбор элементной базы.

4. Непосредственная разработкапринципиальной схемы устройства.

5. Описание устройстваэлектропитания схемы.

6. Разработка монтажной схемыустройства.

 

Описательнаячасть

1.Структурная схема

<img src="/cache/referats/2890/image001.gif" v:shapes="_x0000_s1051 _x0000_s1052 _x0000_s1053 _x0000_s1054 _x0000_s1055 _x0000_s1056 _x0000_s1057 _x0000_s1058 _x0000_s1059">


<img src="/cache/referats/2890/image002.gif" " v:shapes="_x0000_s1032"><img src="/cache/referats/2890/image003.gif" " v:shapes="_x0000_s1031"><img src="/cache/referats/2890/image004.gif" " v:shapes="_x0000_s1030"><img src="/cache/referats/2890/image005.gif" " v:shapes="_x0000_s1029"><img src="/cache/referats/2890/image006.gif" " v:shapes="_x0000_s1028"><img src="/cache/referats/2890/image007.gif" " v:shapes="_x0000_s1026">Тактовый

генератор

Счетчик -

— переклю-чатель

<img src="/cache/referats/2890/image007.gif" " v:shapes="_x0000_s1027">

Блок

генерации

кода

<img src="/cache/referats/2890/image008.gif" v:shapes="_x0000_s1060">(1)

(2)

(3)

<img src="/cache/referats/2890/image009.gif" " v:shapes="_x0000_s1062"><img src="/cache/referats/2890/image002.gif" " v:shapes="_x0000_s1061">

Гармони-ческий генератор

Выходной блок

выходной  сигнал

(4)

(5)

Схему,условно можно разделить на несколько логических блоков:

1) — тактовый генератор (ТГ)/DD3/

2) — счетчик-переключатель (С/П)/DD3, DD4/

3) — блок генерации кода (БГК)/DS1, DD5/

4) — гармонический генератор(ГГ)/DD1/

5) — выходной блок (ВБ)/DD1/

2. Принцип работы.

1) Тактовый генератор схемызадает рабочую частоту схемы. Фактически от него зависит скорость передачипоследовательного кода.

2) Счетчик-переключательвыполняет роль генератора адреса. Этот блок последовательно подает на адресныевходы блока генерации кода все адреса из адресного пространства его ПЗУ (от00000 до 11111), а также последовательно переключает активный вход мультиплексораБКГ подавая на его адресные входы двоичный трехразрядный код (от 000 до111)номера активного входа.

3) Блок генерации кодасчитывает код ячейки памяти поданный на его адресные входы и подает на вход(12) ВБ один инвертированный бит из содержимого этой ячейки соответствующийактивному входу мультиплексора.

4) Гармонический генераторподает тональный сигнал с частотой 3,3 кГц на вход (13) ВБ.

5) Выходной блок представляетсобой логическую схему «И-НЕ» которая пропускает гармонический сигнал ГГ приподаче на вход (12) ВБ логического «0».

3. Выбор элементной базы

Серии цифровых микросхем ТТЛявляются основой построения вычислительных устройств. Одним из определяющихпреимуществ является наличие в их составе таких схем как JK иD-триггеры,дешифраторы, регистры сдвига, счетчики, сумматоры, и элементы памяти (ОЗУ иПЗУ) со схемами управления. Наличие схем, представляющих собой готовыеузлы  ЭВМ на несколько двоичных разрядовпозволяет значительно уменьшить число корпусов цифровых микросхем и получитьзначительный выигрыш в объеме аппаратуры.

Приемуществом микросхем ТТЛтакже является одинаковое у всей серии напряжение питания Uип=5 В+ 10% и близкиезначения логических уровней, что значительно упрощает разработку схемы.

Позиция, обозначение

Наименование

кол-во

Конденсаторы

C1

22мк Х 6,3 В, ОЖО. 460.099ТУ

1

С2

1 мк, ОЖО.464.037ТУ

1

С3, С4

0,047 мк, ОЖО. 464.037ТУ

2

Микросхемы

DD1, DD2

К155ЛА3, бко.348.006-01 ТУ

2

DD3, DD4

К155ИЕ5, бко.348.006-01 ТУ

2

DD5

К155КП7, бко.348.006-01 ТУ

1

DS1

К155РЕ3, бко.348.006-01 ТУ

1

Резисторы

R1

МЛТ-0,125-300 Ом+5%

1

R2

МЛТ-0,25-1,3 кОм+5%

1

4. Описание устройства схемы.

1) Тактовый генератор DD2 выполненна микросхеме К155ЛА3.К входам 1+2 и 9+10 подключен конденсатор C1, а между входами 1+2 и выходом 8 подключен резистор R1. В такой конфигурациигенератор вырабатывает частоту 35 Гц, это тактовая частота схемы.

2) Так как для адресации 32байт ПЗУ требуется 5 разрядов двоичного кода, то для реализации счета от 00000до 11111 следует подключить параллельно две схемы К155ИЕ5. Причем для адресации ПЗУ нужно задействовать выходы 12,9,8,11 схемы DD3 и выход 12 схемы DD4.Остальные выходы (9,8,11) реализуют счет от 000 до 111 иподключены к адресным входам (соответственно 11,10,9) мультиплексора DD5, для переключения активногоканала (с 0 по 7).

3) Основой схемы является ПЗУ К155РЕ3. Элементом связи этого ПЗУявляется биполярный транзистор с выжигаемой перемычкой. То есть унезапрограммированной схемы все пространство памяти «забито» единицами. Припрограммировании в узлах где должен быть записан 0, перемычка выжигается.Адресное пространство  схемы от 00000 до11111 (32 байта), т. е. каждая ячейка памяти содержит  восьми разрядное двоичное слово. Так как дляреализации последовательной передачи кода Морзе требуется считывать содержимоеПЗУ побитно, то ПЗУ включается в схему через мультиплексор. Выходы ПЗУ (1,2,3,4,5,6,7,9) (их количествосовпадает с разрядностью кода) подключаются к соответствующим каналам мультиплексора DD5(входы MS 4,3,2,1,15,14,13,12). За счет последовательнойподачи на вход мультиплексора восьми разрядного кода и последовательногопереключения активного канала (по средствам подачи схемой DD4наадресные входы MS двоичного трехразрядного кода номера канала)достигается побитная подача на вход (5)ВБ схемы содержимого ПЗУ.

4) Для контроля в схему введентональный генератор состоящий из триггеров DD1.1- DD1.3.Резистор R2 регулирует высоту тона.

5) Триггер DD1.4является ключом схемы. Когда с выхода (5)мультиплексора подается инвертированная единица триггер открывается и подает напередатчик положительный уровень сигнала гармонического генератора до тех порпока на вход (12) триггера не будетподан инвертированный ноль.

5. Электропитание

          Питаниесхемы осуществляется от источника постоянного тока напряжением 5 В

<img src="/cache/referats/2890/image010.gif" v:shapes="_x0000_s1033 _x0000_s1034 _x0000_s1035 _x0000_s1036 _x0000_s1037 _x0000_s1038 _x0000_s1039 _x0000_s1040 _x0000_s1041 _x0000_s1042 _x0000_s1043 _x0000_s1044 _x0000_s1045 _x0000_s1046 _x0000_s1047 _x0000_s1048 _x0000_s1049 _x0000_s1050"> +5 В                                к выводам (14)DD1, DD2;

                                      выв. (5) DD3,DD4; выв.(16)DD5, DS1

    С3                      C4

    0,047 мк             0,047 мк

Общ.                               к выводам (7)DD1, DD2;

                                       выв. (10) DD3,DD4; выв.(8) DD5, DS1

6.Монтажная схема

Монтажная схема

<img src="/cache/referats/2890/image012.gif" v:shapes="_x0000_i1025">

Печатная платаодносторонняя, размеры 50 Х 35 мм, располагается внутри корпуса размером 62 Х45 Х 25. Плата крепится к основанию корпуса с одной стороны на два винта, а сдругой стороны край платы упирается в специальный выступ в корпусе.

Заключение

 

          Врезультате проведенной работы на основе изученной литературы и личных изысканийбыла разработана структурная схема и принципиальная схема генераторателеграфного текста. Также в работе было приведено подробное описаниеустройства и принципа работы схемы, а также приведена монтажная схемаустройства.

          Даннаясхема может применяться в УКВ связи в радио маяке передающем позывной иместонахождение станции.

В перспективе на основеэтого устройства может быть разработан терминал снабженный клавиатурой идисплеем и предназначенный для оперативного преобразования телеграфного кода всимволы алфавита и наоборот, что значительно облегчит процесс общения с внешниммиром посредством УКВ связи. Использование подобных устройств в значительноймере послужит популяризации такого вида телекоммуникаций какультракоротковолновая связь. 

Библиографическийсписок

 

 

1. Цифровые и аналоговыеинтегральные микросхемы: Справочник /С.В.Якубовский,Л.И.Ниссельсон, В.И.Кулешова, и др.: Радио и связь,1990г., 496с.

2. В.Л.Шило, МРБ Популярныецифровые микросхемы:

 справочник: радио и связь, 1989г, 352 с.

3. Журнал Радио 3/89стр. 25-26

еще рефераты
Еще работы по радиоэлектронике