Реферат: Элементы ИМС на МДП-транзисторах и КМОП-транзисторах
Лабораторнаяработа
Тема: Элементы ИМС на МДП-транзисторах иКМОП-транзисторах
Цель: Научиться строить и анализировать работу схемэлементов ИМС средствами Electronics WorkBenck
Ходработы:/>
В большинствецифровых устройств обработка информации производится с помощью двоичного кода.Информационные сигналы принимают только два значения (1 и 0).
/>
Рисунок 1- Элемент ИЛИ-НЕ на однотипномМДП-транзисторе
В данной схеме на входы поданы два сигнала, соответствующиелогической единице. На выходе будет сигнал 0, так как два транзистора открыты исигнал уходит через них. При подаче высокого уровня U хотя бы на один извыходов схемы, открывается соответствующий транзистор и на выходеустанавливается низкий уровень сигнала. Если на обоих входах логический ноль,то VT1 и VT2 — закрыты и на выходе формируется логическая единица.
Нагрузочныйтранзистор VT3 всегда открыт.
/>
Рисунок 2 – Изображение анализатора
/>
Рисунок 3- Элемент ИЛИ-НЕ на биполярномтранзисторе
/>
Рисунок 4 –Изображение анализатора
/>
Рисунок 5 – Элемент ИЛИ-НЕ на КМОП-транзисторе.
/>
Рисунок 6 – Результаты с анализатора
/>
Рисунок7 – Элемент И-НЕ на КМОП-транзисторе
/>
Рисунок 8 –Результат с анализатора
Низкийуровень сигнала на выходах управляющих транзисторов VT1 и VT2 переводит их взакрытое состояние. При этом последовательно соединённые нагрузочныетранзисторы VT3 и VT4 открыты и на выходе схемы устанавливается напряжениевысокого уровня, равное напряжению источника питания.
Если хотя бына один вход поступает сигнал логической единицы, то открываетсясоответствующий управляющий транзистор (VT1 или VT2), а связанный с ним нагрузочный(VT3 или VT4) закрывается. На выходе схемы устанавливается логический ноль.